java.co.kr [전자] 정전압 회로(전자Engineering test(실험) ) > java3 | java.co.kr report

[전자] 정전압 회로(전자Engineering test(실험) ) > java3

본문 바로가기

뒤로가기 java3

[전자] 정전압 회로(전자Engineering test(실험) )

페이지 정보

작성일 19-06-01 09:33

본문




Download : 정전압 회로.hwp




R2는 출력전압 조정용 저항이며 이것을 가변시켜 출력전압을 변화시킨다. ADJ(7800 계열의 GND 단자에 대응) 단자의 전류 IADJ는 최대 100㎂ 정도인데 일반적으로 회로 해석시 무시해도 그 오차는 매우 적다. 이 회로형태에서 출력과 조정단자(ADJ 단자)간의 전압인 기준전압 VREF = 2.5V 가 되도록 설계되어 있따 그러므로 주어진 R1에 대해 R1에 흐르는 전류 I1도 일정하게 된다 R1이 I1을 결정하므로 이 저항을 전류고정용 저항(Current Set Resistor) 혹은 Program Resistor 라며 일반적으로 240Ω 정도를 사용한다.




[전자] 정전압 회로(전자Engineering test(실험) )
순서


전자, 전압, 실험, 보고서



정전압 회로-4037_01_.gif 정전압 회로-4037_02_.gif 정전압 회로-4037_03_.gif 정전압 회로-4037_04_.gif 정전압 회로-4037_05_.gif
설명
레포트 > 공학,기술계열

Download : 정전압 회로.hwp( 57 )





정전압 회로에 대한 실험 내용이구요...정리가 잘되어 있어서 보시기에도 좋을꺼에요~ 확인하시구 활용해 보세여~
다.보시기에도 좋을꺼에요~ 확인하시구 활용해 보세여~

정전압 회로에 대한 test(실험) 내용이구요...요약가 잘되어 있어서





출력전압 조정을 위해 분안기로 형성된 두 개의 저항 R1, R2를 외부에서 부가하여야 한다. 출력전압 VO를 유도하면 다음과 같다.
전체 22,579건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © java.co.kr. All rights reserved.
PC 버전으로 보기